Zen 2 : AMD double la taille du cache L3 par CCX

SANDRA nous révèle la hiérarchie du cache des nouveaux processeurs EPYC Rome : 16 x 16 Mo L3.

Un échantillon pour ingénieur du futur CPU AMD EPYC Rome à 64 cœurs, est apparu sur la base de données de SiSoft SANDRA. Comme le fait remarquer TechPowerUp, les résultats nous indiquent que les nouveaux processeurs Zen 2 bénéficieraient d’un cache L3 avec une taille doublée, par CCX. Là où le logiciel rapporterait « 2 x 8 Mo L3 » pour un Ryzen 7 2700X, SANDRA détecte « 16 x 16 Mo L3 » pour le nouveau CPU EPYC Rome.

16 Mo de cache L3 par CCX

Nous savons maintenant que le processeur EPYC Rome est constitué de 8 chiplets de 8 cœurs en 7 nm et d’un die en 14 nm, servant de contrôleur pour la mémoire et les lignes PCIe. Les « 16 x 16 Mo L3 » nous indiqueraient donc que chaque chiplet serait composé de deux CCX de 4 cœurs, embarquant chacun 16 Mo de cache L3 (le double comparé à Zen et Zen +). Cette augmentation du cache L3 par CCX pourrait aider le processeur à amortir les transferts de données entre les chiplets et le die I/O en 14 nm.